CMOS集成电路设计手册 原书第3版 数字电路篇
(美)贝克著, (美)R. Jacob Baker著, 朱万经, 张徐亮, 张雅丽译, 张雅丽, Zhu wan jing, Zhang xu liang, Zhang ya li, 贝克, 朱万经, 张徐亮, 贝克 (Baker, R. Jacob)
1 (p1): 第1章 反相器
1 (p1-1): 1.1 直流特性
5 (p1-2): 1.2 开关特性
10 (p1-3): 1.3 反相器的版图
12 (p1-4): 1.4 驱动大容性负载的反相器尺寸
17 (p1-5): 1.5 其他类型反相器
21 (p2): 第2章 静态逻辑门
21 (p2-1): 2.1 与非门及或非门的直流特性
21 (p2-1-1): 2.1.1 与非门的直流特性
24 (p2-1-2): 2.1.2 或非门的直流特性
25 (p2-2): 2.2 或非门和与非门的版图设计
26 (p2-3): 2.3 开关特性
28 (p2-3-1): 2.3.1 与非门
31 (p2-3-2): 2.3.2 输入的数目
32 (p2-4): 2.4 复杂的CMOS逻辑门
43 (p3): 第3章 钟控电路
43 (p3-1): 3.1 CMOS传输门
46 (p3-2): 3.2 传输门的应用
48 (p3-3): 3.3 锁存器和触发器
56 (p3-4): 3.4 实例
63 (p4): 第4章 动态逻辑门
63 (p4-1): 4.1 动态逻辑基础
63 (p4-1-1): 4.1.1 电荷泄漏
66 (p4-1-2): 4.1.2 动态电路仿真
67 (p4-1-3): 4.1.3 交迭时钟的产生
68 (p4-1-4): 4.1.4 动态电路中的CMOS TG
69 (p4-2): 4.2 钟控CMOS逻辑
77 (p5): 第5章 VLSI版图设计实例
77 (p5-1): 5.1 芯片版图
87 (p5-2): 5.2 版图设计流程
97 (p6): 第6章 存储器电路
98 (p6-1): 6.1 阵列结构
98 (p6-1-1): 6.1.1 存储单元存取基础
105 (p6-1-2): 6.1.2 折叠阵列
110 (p6-1-3): 6.1.3 芯片组织结构
111 (p6-2): 6.2 外围电路
111 (p6-2-1): 6.2.1 读出放大器设计
120 (p6-2-2): 6.2.2 行/列解码器
125 (p6-2-3): 6.2.3 行驱动器
126 (p6-3): 6.3 存储单元
127 (p6-3-1): 6.3.1 SRAM单元
128 (p6-3-2): 6.3.2 读存储器
129 (p6-3-3): 6.3.3 浮栅存储器
147 (p7): 第7章 △∑调制感测
147 (p7-1): 7.1 定性讨论
148 (p7-1-1): 7.1.1 △∑调制实例
151 (p7-1-2): 7.1.2 在闪存中采用△∑调制进行感测
161 (p7-2): 7.2 感测阻性存储器
168 (p7-3): 7.3 感测CMOS成像器
187 (p8): 第8章 专用CMOS电路
187 (p8-1): 8.1 施密特触发器
188 (p8-1-1): 8.1.1 施密特触发器的设计
190 (p8-1-2): 8.1.2 施密特触发器的应用
192 (p8-2): 8.2 多谐振荡器
193 (p8-2-1): 8.2.1 单稳态多谐振荡器
194 (p8-2-2): 8.2.2 非稳态多谐振荡器
195 (p8-3): 8.3 输入缓冲器
195 (p8-3-1): 8.3.1 基本电路
198 (p8-3-2): 8.3.2 差分电路
202 (p8-3-3): 8.3.3 直流参考源
204 (p8-3-4): 8.3.4 降低缓冲器的输入阻抗
206 (p8-4): 8.4 电荷泵(电压产生电路)
208 (p8-4-1): 8.4.1 提高输出电压
208 (p8-4-2): 8.4.2 产生更高的电压:迪克森电荷泵
211 (p8-4-3): 8.4.3 实例
215 (p9): 第9章 数字锁相环
216 (p9-1): 9.1 鉴相器
216 (p9-1-1): 9.1.1 异或鉴相器
221 (p9-1-2): 9.1.2 鉴频鉴相器
224 (p9-2): 9.2 压控振荡器
225 (p9-2-1): 9.2.1 电流匮乏型压控振荡器
229 (p9-2-2): 9.2.2 源耦合压控振荡器
231 (p9-3): 9.3 环路滤波器
231 (p9-3-1): 9.3.1 异或数字锁相环
238 (p9-3-2): 9.3.2 鉴频鉴相器数字锁相环
246 (p9-4): 9.4 系统考量
256 (p9-5): 9.5 延迟锁定环路
260 (p9-6): 9.6 实例
260 (p9-6-1): 9.6.1 一个2 GHz的延迟锁定环路
266 (p9-6-2): 9.6.2 1 Gbit/s的时钟恢复电路
277 (p10):…
1 (p1-1): 1.1 直流特性
5 (p1-2): 1.2 开关特性
10 (p1-3): 1.3 反相器的版图
12 (p1-4): 1.4 驱动大容性负载的反相器尺寸
17 (p1-5): 1.5 其他类型反相器
21 (p2): 第2章 静态逻辑门
21 (p2-1): 2.1 与非门及或非门的直流特性
21 (p2-1-1): 2.1.1 与非门的直流特性
24 (p2-1-2): 2.1.2 或非门的直流特性
25 (p2-2): 2.2 或非门和与非门的版图设计
26 (p2-3): 2.3 开关特性
28 (p2-3-1): 2.3.1 与非门
31 (p2-3-2): 2.3.2 输入的数目
32 (p2-4): 2.4 复杂的CMOS逻辑门
43 (p3): 第3章 钟控电路
43 (p3-1): 3.1 CMOS传输门
46 (p3-2): 3.2 传输门的应用
48 (p3-3): 3.3 锁存器和触发器
56 (p3-4): 3.4 实例
63 (p4): 第4章 动态逻辑门
63 (p4-1): 4.1 动态逻辑基础
63 (p4-1-1): 4.1.1 电荷泄漏
66 (p4-1-2): 4.1.2 动态电路仿真
67 (p4-1-3): 4.1.3 交迭时钟的产生
68 (p4-1-4): 4.1.4 动态电路中的CMOS TG
69 (p4-2): 4.2 钟控CMOS逻辑
77 (p5): 第5章 VLSI版图设计实例
77 (p5-1): 5.1 芯片版图
87 (p5-2): 5.2 版图设计流程
97 (p6): 第6章 存储器电路
98 (p6-1): 6.1 阵列结构
98 (p6-1-1): 6.1.1 存储单元存取基础
105 (p6-1-2): 6.1.2 折叠阵列
110 (p6-1-3): 6.1.3 芯片组织结构
111 (p6-2): 6.2 外围电路
111 (p6-2-1): 6.2.1 读出放大器设计
120 (p6-2-2): 6.2.2 行/列解码器
125 (p6-2-3): 6.2.3 行驱动器
126 (p6-3): 6.3 存储单元
127 (p6-3-1): 6.3.1 SRAM单元
128 (p6-3-2): 6.3.2 读存储器
129 (p6-3-3): 6.3.3 浮栅存储器
147 (p7): 第7章 △∑调制感测
147 (p7-1): 7.1 定性讨论
148 (p7-1-1): 7.1.1 △∑调制实例
151 (p7-1-2): 7.1.2 在闪存中采用△∑调制进行感测
161 (p7-2): 7.2 感测阻性存储器
168 (p7-3): 7.3 感测CMOS成像器
187 (p8): 第8章 专用CMOS电路
187 (p8-1): 8.1 施密特触发器
188 (p8-1-1): 8.1.1 施密特触发器的设计
190 (p8-1-2): 8.1.2 施密特触发器的应用
192 (p8-2): 8.2 多谐振荡器
193 (p8-2-1): 8.2.1 单稳态多谐振荡器
194 (p8-2-2): 8.2.2 非稳态多谐振荡器
195 (p8-3): 8.3 输入缓冲器
195 (p8-3-1): 8.3.1 基本电路
198 (p8-3-2): 8.3.2 差分电路
202 (p8-3-3): 8.3.3 直流参考源
204 (p8-3-4): 8.3.4 降低缓冲器的输入阻抗
206 (p8-4): 8.4 电荷泵(电压产生电路)
208 (p8-4-1): 8.4.1 提高输出电压
208 (p8-4-2): 8.4.2 产生更高的电压:迪克森电荷泵
211 (p8-4-3): 8.4.3 实例
215 (p9): 第9章 数字锁相环
216 (p9-1): 9.1 鉴相器
216 (p9-1-1): 9.1.1 异或鉴相器
221 (p9-1-2): 9.1.2 鉴频鉴相器
224 (p9-2): 9.2 压控振荡器
225 (p9-2-1): 9.2.1 电流匮乏型压控振荡器
229 (p9-2-2): 9.2.2 源耦合压控振荡器
231 (p9-3): 9.3 环路滤波器
231 (p9-3-1): 9.3.1 异或数字锁相环
238 (p9-3-2): 9.3.2 鉴频鉴相器数字锁相环
246 (p9-4): 9.4 系统考量
256 (p9-5): 9.5 延迟锁定环路
260 (p9-6): 9.6 实例
260 (p9-6-1): 9.6.1 一个2 GHz的延迟锁定环路
266 (p9-6-2): 9.6.2 1 Gbit/s的时钟恢复电路
277 (p10):…
عام:
2014
الإصدار:
2014
الناشر:
北京:人民邮电出版社
اللغة:
Chinese
ISBN 10:
711533773X
ISBN 13:
9787115337733
ملف:
PDF, 61.04 MB
IPFS:
,
Chinese, 2014